আমার এফপিজিএ কি রাউটিং সংস্থার বাইরে?


9

আমার কাছে সিরিয়াল-এটিএ কন্ট্রোলার ডিজাইন রয়েছে আর্টিক্স-7 ডিভাইস বাদে প্রায় কোনও ধরণের জিলিনেক্স--সিরিজের ডিভাইসে, যা আমাকে মাথা ব্যথা দেয় ...

খাঁটি নকশা (SATA 6.0Gb / s, 150 মেগাহার্টজ ডিজাইন ক্লক) আমার আর্টিক্স -7 200 টিতে প্রয়োগ করা যেতে পারে। আমি যদি আইএলএ কোরগুলি যুক্ত করি (পূর্বে চিপস্কোপ নামে পরিচিত), সময়টি পূরণ হয় না।

পরিস্থিতিটি আমি কীভাবে শিথিল করলাম: - প্রতিটি আইএলএ কোরটিতে 2 টি পাইপলাইন পর্যায় যুক্ত - জিটিপি ট্রান্সসিভার এবং যুক্তির মধ্যে 1 টি পাইপলাইন পর্যায় যুক্ত - বিকল্প বাস্তবায়ন কৌশল হিসাবে অবসর, পুনর্নির্মাণ এবং প্রশস্ত স্থান নির্ধারণ

এই চিত্রগুলি স্বাভাবিক ডিজাইনের প্রবাহ দেখায়। আইএলএ কোরগুলি স্যাটাকন্ট্রোলার (এসএটিএসি) এবং 8-বিট সিপিইউ ( এসএফপিজিএ ) থেকে অনেক দূরে , তবে নিয়ামকের এখনও ব্যর্থ পথ রয়েছে (ব্যর্থ পাথগুলির সাথে এটিই একমাত্র অঞ্চল)।

এখানে চিত্র বর্ণনা লিখুন

দেখে মনে হচ্ছে আর্টিক্স -7 কিছু কিছু অঞ্চলের রাউটিং রিসোর্সের বাইরে রয়েছে। আমি কীভাবে এইরকম সন্দেহের ইঙ্গিত দিয়ে একটি প্রতিবেদন পেতে পারি?

আমি পুনর্নির্মাণ, পুনর্নির্মাণ এবং আরও বৃহত্তর প্লেসমেন্ট কৌশলগুলি চেষ্টা করেছিলাম। ফলাফল এটি:

এখানে চিত্র বর্ণনা লিখুন

সময় ব্যর্থতা প্রায় একই ...

PS ডিজাইনটি>> 300 ব্লকআরএমে কেবল 178 ব্যবহার করে। আমি প্রায় প্রতিটি ব্লকআরএএম অন্যান্য ডিজাইনে ব্যবহার করার জন্য আমি জিলিঙ্কস আইএসই ব্যবহার করেছি তবে আমি কখনই এ জাতীয় আচরণের মুখোমুখি হইনি।

সম্পাদনা:

স্লাইস প্রতি সমস্ত নেতিবাচক স্ল্যাক মানগুলির একটি উত্তাপের মানচিত্র এখানে রয়েছে (লাল রঙের) এখানে চিত্র বর্ণনা লিখুন


3
আল্টেরা কোয়ার্টাসে লজিকলক অঞ্চল নামে কিছু রয়েছে যা আপনাকে একটি নির্দিষ্ট অঞ্চলে একটি পার্টিশন বা লজিকের অংশকে সীমাবদ্ধ রাখতে দেয়। আমি অনুমান করি যে জিলিনেক্সের জন্য অনুরূপ কিছু থাকবে (যদিও এটি কী বলা হবে তা নিশ্চিত নয়)। যদি আপনি এটি করতে পারেন, আপনার আইএলএ আপনার যুক্তি থেকে দূরে এমন একটি অঞ্চলে সীমাবদ্ধ করা উচিত (এটি গুরুত্বপূর্ণ জিনিসকে স্থানচ্যুত করা বন্ধ করতে), এবং সময় নির্ধারণে সহায়তার জন্য অতিরিক্ত পাইপলাইনিং (অঞ্চলটিতে অবিচ্ছিন্ন) যুক্ত করুন।
টম কার্পেন্টার

2
এটি আইএলএর ক্লক ডোমেন এবং অন্য কোনও ক্লক ডোমেনগুলির মধ্যে মিথ্যা পথ তৈরির মিথ্যা পথগুলির ক্ষেত্রে মিথ্যা পথের ঘটনাও হতে পারে যার ফলস্বরূপ অতিরিক্ত চেষ্টা করে (বাস্তব পথগুলিকে কম অগ্রাধিকার দিয়ে চিকিত্সা করা হয় এবং তাই ব্যর্থ সময়)
টম কার্পেন্টার

2
সিগন্যাল ট্যাপ (আবার আইএলএর সাথে আল্টেরার সমতুল্য) নিয়েও আমার একই রকম সমস্যা ছিল, ব্যর্থ পাথগুলি হওয়ায় সংবেদনশীল পাথগুলি ট্যাপ যুক্ত হওয়ার কারণে ট্যাপ লজিক দ্বারা দূরে সরে যাচ্ছিল। এটি বেশিরভাগ ক্ষেত্রেই ঘটছিল যেখানে উচ্চতর ব্র্যামের ঘনত্ব ছিল কারণ সিগন্যালটিপ ব্রামগুলি অন্য ব্র্যামকে আরও আলাদা করে রাখছিল। একবার সিগন্যালটিপ এমন একটি অঞ্চলে সীমাবদ্ধ ছিল যা সমালোচনামূলকভাবে কম ভরা ছিল, সমস্যাগুলি চলে গেল।
টম কার্পেন্টার

@ টমকার্পেন্টার প্লেসমেন্টের সীমাবদ্ধতাগুলিকে পিব্লক :) বলে। আমি যতদূর বলতে পারি, সোফপিজিএ বা স্যাটাক অঞ্চলে কোনও আইএলএ কোষ নেই, তারা 151 টি ট্রেস সিগন্যালের প্রতি 3 টি এফএফ ধাপের মাধ্যমে পৃথক করা হয়। পরীক্ষিত নকশাটি আইএলএর (150 মেগাহার্টজ) একই ঘড়ির ডোমেনে চলে। সমস্ত পাথ সীমাবদ্ধ (কোনও নিয়ন্ত্রিত নয়, আন্তঃঘড়ির কোনও ব্যর্থতা নেই)। উল্লিখিত ব্যর্থ পথগুলি SATAC বা আইএলএ নিজেই একই ঘড়ির ডোমেনে রয়েছে। আমি একটি রাউটিং কনজেশন প্রতিবেদন পেয়েছি, যার মধ্যে প্রায় ৪৫% ব্যবহার (হর। এবং উল্লম্ব) বলা হয়েছে। আমার নেং দেখুন দয়া করে। স্ল্যাক হিট ম্যাপ আমার প্রশ্নের সাথে যুক্ত হয়েছে।
পাবেলস

1
আমি 2 টি সমস্যা পেয়েছি: প্রথমদিকে, আর্টিক্স -7 একটি কিন্তেক্স -7 এর চেয়ে 15 থেকে 50% ধীর। আমি যদি ডিফল্ট গতির গ্রেড -2 থেকে -3 এ পরিবর্তন করি তবে সব ঠিক আছে (670 পিএস নেংকের তুলনায় 200 পিএসের একটি সুরক্ষা মার্জিন রয়েছে So তাই গতি গ্রেড -3 প্রায় 0.970 এনএস দ্বারা 6.600 এনএস পাথ উন্নত করে!) মনে হয় যেন ট্রেস সিগন্যালের খাঁটি সংযুক্তি উচ্চ ফ্যান আউট করে যা সময়সীমার সমস্যা সৃষ্টি করে Additionally অতিরিক্তভাবে, ট্রেস রুটগুলি 8 বিট সিপিইউর জন্য 100 মেগাহার্টজ ক্লক ডোমেনের মধ্য দিয়ে যায়, যার ফলস্বরূপ হয় (5 টির মধ্যে একটি) সেই ঘড়ির ডোমেনে সমস্যাগুলি So এত দীর্ঘ লাইন / রুটগুলি অন্যান্য লাইনে সমস্যা সৃষ্টি করে।
পেবেলস

উত্তর:


1

জিলিনক্স ভিভাডোর ডিজাইন বিশ্লেষণ করে আপনি বিশদ প্রতিবেদন পেতে পারেন। টিসিএল কনসোলে নিম্নলিখিত কমান্ডটি চালান: "রিপোর্ট_ডিজাইন_অ্যানালাইসিস" এটি আপনাকে বাস্তবায়িত নকশার সময়, জটিলতা এবং ভিড়ের প্রতিবেদন দেয়। আপনি এই প্রতিবেদনটি সরঞ্জাম-> রিপোর্ট-> রিপোর্ট ডিজাইন_অ্যানালাইসিসে গিয়ে চালাতে পারেন।

এই প্রতিবেদনে, আপনি দেখতে পারবেন কোন জায়গা স্থাপনের কারণে যানজট সৃষ্টি করছে। কোন স্লাইসগুলি সম্পূর্ণ ব্যবহৃত হয় বা এই জাতীয় টুকরোগুলি এবং / অথবা রুটের ভাড়া কী।

আমি আশা করি এটি সাহায্যকারী ছিল।

শুভেচ্ছা, কেডব্লিউকিউ


এই (আমার কাছে অজানা) রিপোর্টের জন্য ধন্যবাদ। এটি আমার শেষ চিত্র (টাইমিং হিট ম্যাপ) থেকে কীভাবে আলাদা?
পাবেলস
আমাদের সাইট ব্যবহার করে, আপনি স্বীকার করেছেন যে আপনি আমাদের কুকি নীতি এবং গোপনীয়তা নীতিটি পড়েছেন এবং বুঝতে পেরেছেন ।
Licensed under cc by-sa 3.0 with attribution required.